Presentación | Participantes | Bibliografía (DML-E) | Bibliografía adicional | Enlaces de interés | Otros proyectos DML | Ayuda  
INICIO | 27 de julio de 2024
  

Systolic architectures for fuzzy processing and their simulation.

Título inglés Systolic architectures for fuzzy processing and their simulation.
Título español Arquitecturas sistólicas para procesamiento difuso y su simulación.
Autor/es Salvador, Luis de ; García, Marcos ; Gutiérrez, Julio
Organización Lab. Hardw. Contr. Avanz. Inst. Nac. Téc. Aeroesp. (INTA), Torrejón de Ardoz (Madrid), España;Dep. Tecnol. Fotón. Esc. Tec. Super. Ing. Telecomun. Madrid, Madrid, España
Revista 1134-5632
Publicación 1994, 1 (3): 297-308, 15 Ref.
Tipo de documento articulo
Idioma Inglés
Resumen inglés This paper details the study of systolic architectures for fuzzy rules processing made at the Hardware and Advanced Control Laboratory - INTA. The theoretical basis of these architectures is described and analysed. Likewise, the resultant schematics are simulated using a hardware description language (VHDL) with standard cells from ES2. This gives us a very accurate assessment of their real performance. In this way we can detect the inherent shortcomings in this class of systems and we outline several ways of overcoming them.
Clasificación UNESCO 330406
Palabras clave español Controladores difusos ; Procesadores sistólicos ; Lógica difusa
Icono pdf Acceso al artículo completo
Equipo DML-E
Instituto de Ciencias Matemáticas (ICMAT - CSIC)
rmm()icmat.es